CSC686 是一個(gè)帶 ADC、并行處理、完全靜態(tài),以 MTP 為程序存儲(chǔ)基礎(chǔ)的處理器,此處理器具有
八個(gè)處理單元。它基于 RISC 架構(gòu)基礎(chǔ),獲得(Field Programmable Processor Array 現(xiàn)場(chǎng)可編程處理
器陣列)技術(shù)專利。大部分指令的執(zhí)行周期都是一個(gè)指令周期,只有少部分間接尋址的指令需要兩個(gè)指令
周期。
CSC686 內(nèi)置 4KW MTP 程序存儲(chǔ)器以及 512 字節(jié)數(shù)據(jù)存儲(chǔ)器,供八個(gè) FPP 單元工作使用。
CSC686 內(nèi)置 11 通道 11 位分辨率 A/D 轉(zhuǎn)換器,其中一通道為內(nèi)部 Bandgap 參考電壓或0.25*VDD。
CSC686 提供一個(gè) 8 倍電壓增益 OPA、兩個(gè)通用比較器、四個(gè)硬件計(jì)數(shù)器。計(jì)數(shù)器分別為兩個(gè) 16 位計(jì)
數(shù)器和兩個(gè) 8 位計(jì)數(shù)器。
CSC686 內(nèi)置一個(gè)硬件脈沖捕獲、12 位硬件 PWM 生成器和 PWM 保護(hù)模塊,為無(wú)刷直流控制器提
供最佳的處理方案。